=芯片开发猜想?=
基于各种电路逻辑门的时间差和跳线和执行管理?
比如某个延时存储器,1皮秒后对外输出存储的所有内容,然后清空?2皮秒的呢,3皮秒的呢?以此类推?
如何通过并联开关的方式,来实现逻辑数据群发到不同的逻辑运算门电路?
问题来了:
如何把499879^499883^499897^
499903^499927^499943^499957^499969^499973^499979
运算换算成基于逻辑门的运算?需要多少逻辑门?如何使用最少的逻辑门,运算最少次数,从而得出正确答案?
499879!^499883!^499897!^
499903!^499927!^499943!^499957!^499969!^499973!^499979!
这又该如何换算成逻辑门电路运算呢?
天文数字运算芯片开发?
如何开发出1皮秒运算一次的逻辑门电路?如何开发出百万亿兆分之一皮膜奥运算一次的逻辑门电路?如何开发跳线逻辑门电路?比如一个输入端,有10个单一分支输出端,有10个群发其中两个分支的输出端,有10个群发其中三个分支的输出端,有10个群发其中九个分支的输出端?以此类推?一千个分支呢?十万亿兆个分支呢?
=纳米光学天文望远镜阵列?=
Loading...
未加载完,尝试【刷新】or【退出阅读模式】or【关闭广告屏蔽】。
尝试更换【Firefox浏览器】or【Chrome谷歌浏览器】打开多多收藏!
移动流量偶尔打不开,可以切换电信、联通、Wifi。
收藏网址:www.myhetang.com
(>人<;)